Kapitel 3, 2 chipset, Northbridge chipset configuration – Asus M4A88TD-V EVO/USB3 Benutzerhandbuch
Seite 82: Channel interleaving [xor of address bit, Enable clock to all dimms [disabled, Memclk tristate c3/atlvid [disabled

3-24
Kapitel 3: BIOS-Setup
Kapitel 3
NorthBridge Chipset Configuration
3.6.2
Chipset
Im Chipsatz-Menü können Sie die erweiterten Chipsatzeinstellungen ändern. Wählen Sie
das gewünschte Element aus und drücken Sie anschließend die <Eingabetaste>, um das
Untermenü anzeigen zu lassen.
DRAM Controller Configuration
Bank Interleaving [Auto]
Hier können Sie Bank Interleaving einstellen. Konfigurationsoptionen: [Auto] [Disabled]
Channel Interleaving [XOR of Address bit]
Konfigurationsoptionen: [Disabled] [Address bits 6] [Address bits 12]
[XOR of Address bits [20:16, 6]] [XOR of Address bits [20:16, 9]]
Enable Clock to All DIMMs [Disabled]
Aktiviert nicht genutzte Taktresourcen zu den DIMMs, selbst wenn die Speichersteckplätze
nicht belegt sind. Konfigurationsoptionen:: [Enabled] [Disabled]
MemClk Tristate C3/ATLVID [Disabled]
Konfigurationsoptionen: [Disabled] [Enabled]
BIOS SETUP UTILITY
Advanced
Chipset Configuration
NorthBridge Configuration
Internal Graphics
Memory Options &
Information
BIOS SETUP UTILITY
Advanced
NorthBridge Chipset Configuration
DRAM Controller Configuration
ECC Configuration
BIOS SETUP UTILITY
Advanced
DRAM Controller Configuration
Bank Interleaving
[Auto]
Channel Interleaving
[XOR of Address bit]
Enable Clock to All DIMMs
[Disabled]
MemClk Tristate C3/ATLVID
[Disabled]
Memory Hole Remapping
[Enabled]
DCT Unganged Mode
[Auto]
Power Down Enable
[Disabled]
Enable Bank Memory
Interleaving