5 chipsatz chipsatz chipsatz chipsatz chipsatz – Asus P5AD2 Premium Benutzerhandbuch
Seite 93

A S U S P 5 A D 2 - S e r i e
A S U S P 5 A D 2 - S e r i e
A S U S P 5 A D 2 - S e r i e
A S U S P 5 A D 2 - S e r i e
A S U S P 5 A D 2 - S e r i e
4 - 2 5
4 - 2 5
4 - 2 5
4 - 2 5
4 - 2 5
Advanced Chipset Settings
Configure DRAM Timing by SPD [Enabled]
Hyper Path 2
[Auto]
Booting Graphic Adapter Priori
[PCI Express/PCI]
PEG Buffer Length
[Auto]
Link Latency
[Auto]
PEG Link Mode
[Auto]
PEG Root Control
[Auto]
Slot Power
[Auto]
Enable or disable
DRAM timing.
4.4.5
4.4.5
4.4.5
4.4.5
4.4.5
Chipsatz
Chipsatz
Chipsatz
Chipsatz
Chipsatz
Die Elemente im Chipsatz-Menü gestatten Ihnen die erweiterten
Chipsatzeinstellungen zu ändern. Wählen Sie das gewünschte Element aus und
drücken anschließend die <Eingabetaste>, um das Submenü anzeigen zu lassen.
CPU Internal Thermal Control [Auto]
CPU Internal Thermal Control [Auto]
CPU Internal Thermal Control [Auto]
CPU Internal Thermal Control [Auto]
CPU Internal Thermal Control [Auto]
Hier können Sie die CPU interne Thermosteuerungsfunktion deaktivieren
oder auf [Auto] einstellen. Konfigurationsoptionen: [Auto] [Disabled]
Hyper-Threading Technology [Enabled]
Hyper-Threading Technology [Enabled]
Hyper-Threading Technology [Enabled]
Hyper-Threading Technology [Enabled]
Hyper-Threading Technology [Enabled]
Hier können Sie die Prozessor Hyper-Threading-Technologie aktivieren oder
deaktivieren. Konfigurationsoptionen: [Disabled] [Enabled]
Advanced Chipset Settings
Advanced Chipset Settings
Advanced Chipset Settings
Advanced Chipset Settings
Advanced Chipset Settings
Configure DRAM Timing by SPD [Enabled]
Configure DRAM Timing by SPD [Enabled]
Configure DRAM Timing by SPD [Enabled]
Configure DRAM Timing by SPD [Enabled]
Configure DRAM Timing by SPD [Enabled]
Die DRAM-Frequenzparameter werden nach dem DRAM SPD (Serial Presence
Detect) eingestellt, wenn das Element aktiviert ist. Sie können die DRAM-
Frequenzparameter manuell über die DRAM-Subelemente einstellen, wenn
das Element deaktiviert ist. Die folgenden Unterelemente erscheinen, wenn
dieses Element deaktiviert ist. Konfigurationsoptionen: [Disabled] [Enabled]
DRAM CAS# Latency [5 Clocks]
Dieser Parameter steuert die Latenz zwischen dem SDRAM-Lesebefehl
und der Zeit, zu der die Daten verfügbar werden.
Konfigurationsoptionen: [5 Clocks] [4 Clocks] [3 Clocks]
DRAM RAS# Precharge [4 Clocks]
Dieser Parameter steuert die Leerlauftakte nach Herausgeben eines
Precharge-Befehls an das DDR-SDRAM. Konfigurationsoptionen: [2
Clocks] [3 Clocks] [4 Clocks] [5 Clocks]
DRAM RAS# to CAS# Delay [4 Clocks]
Dieser Parameter steuert die Latenz zwischen dem aktiven DDR-
SDRAM-Befehl und dem Lese/Schreibbefehl.
Konfigurationsoptionen: [2 Clocks] [3 Clocks] [4 Clocks] [5 Clocks]