2 cpu-konfiguration, Ratio cmos setting [ 6, Vid cmos setting [ 62 – Asus P5GC-MX Benutzerhandbuch
Seite 66: Microcode updation [enabled, Max cpuid value limit [disabled, Execute disable function [disabled

2-20
Kapitel 2: BIOS-Setup
2.4.2 CPU-Konfiguration
Die Elemente in diesem Menü zeigen die vom BIOS automatisch ermittelten CPU-
bezogenen Informationen an.
Ratio CMOS Setting [ 6]
Hier können Sie das Verhältnis des CPU-Kerntakts zur FSB-Frequenz einstellen.
Der Standardwert dieses Elements wird vom BIOS automatisch ermittelt.
Verwenden Sie die Taste <+> oder <->, um den Wert einzustellen.
VID CMOS Setting [ 62]
Hier können Sie die VID CMOS-Einstellung festlegen, die der Prozessor
verwenden soll. Der Standardwert dieses Elements wird vom BIOS automatisch
ermittelt. Verwenden Sie die Taste <+> oder <->, um den Wert einzustellen.
Microcode Updation [Enabled]
Hier können Sie die Mikrocode-Aktualisierungsfunktion aktivieren oder
deaktivieren. Konfi gurationsoptionen: [Disabled] [Enabled]
Max CPUID Value Limit [Disabled]
Mit der Option [Enabled] können ältere Betriebssysteme auch ohne
Unterstützung für CPUs mit erweiterten CPUID-Funktionen gestartet werden.
Konfi gurationsoptionen: [Disabled] [Enabled]
Execute Disable Function [Disabled]
Hier können Sie die No-Execution Page Protection-Technologie aktivieren oder
deaktivieren. Die Einstellung [Disabled] zwingt den XD-Funktionsbitschalter, immer
zu NULL (0) zurückzukehren. Konfi gurationsoptionen: [Disabled] [Enabled]
Select Screen
Select Item
+- Change Option
F1 General Help
F10 Save and Exit
ESC Exit
Confi gure advanced CPU settings
Manufacturer: Intel
Brand String: Genuine Intel(R) CPU 3.80GHz
Frequency : 3800MHz
FSB Speed : 1085MHz
Cache L1 : 16 KB
Cache L2 : 2048 KB
Cache L3 : 0 KB
Ratio Status: Unlocked (Max:19, Min:14)
Ratio Actual Value : 14
Ratio CMOS Setting:
[ 6]
VID CMOS Setting:
[ 62]
Microcode Updation
[Enabled]
Max CPUID Value Limit
[Disabled]
Execute Disable Function
[Disabled]
Enhanced C1 Control
[Auto]
CPU Internal Thermal Control
[Auto]
Sets the ratio between
CPU Core Clock and the
FSB Frequency.
NOTE: If an invalid
ratio is set in CMOS
then actual and
setpoint values may
differ.
p
F10 Save and Exit
ESC Exit
Hyper Threading Technology
[Enabled]
Intel(R) SpeedStep(tm) Tech.
[Disabled]